|
|||
Ответы на вопросы к зачёту
Попугаев Денис Группа 382007-1 Ответы на вопросы к зачёту 1)Вопрос Карепанова Ксения группа 1 №2: На какие команды подразделяются Команды сравнения и переходов, предназначенные для изменения последовательности выполнения команд программы и чем они отличаются? Ответ: Они подразделяются на команды безусловного перехода, команды условного перехода и команды сравнения. Команды безусловного перехода определяют адрес следующей выполняемой команды вне зависимости от каких-либо условий. Конкретный вид команды связан с используемым в ней способом адресации команды, к которой осуществляется переход. Команды условного перехода определяют адрес следующей команды, проверяя выполнение (или невыполнение) некоторого условия. Условие может быть связано с состоянием определенного бита (битов) регистра флагов, значением знакового бита числа, содержанием полей специальных регистров и других источников информации, используемых для формирования и проверки условий выполнения переходов. Различные варианты команд условного перехода отличаются способами формирования условий и адресации команд, к которым осуществляется переход.
2)Вопрос Карепанова Ксения группа 1 №5: В чем заключается применение мультиплексора? Ответ: Основное применение мультиплексоров состоит в обеспечении подключения к единой шине различных источников сигналов для поочередного ее использования
3)Вопрос Карепанова Ксения группа 1 №8: Какие входы имеет простейшая синхронная RS-защелка и асинхронная RS-защелка? Для чего предназначен каждый вход? Ответ: Простейшая асинхронная RS-защелка имеет 2 входа: Set – вход установки защелки в единичное состояние и Reset – вход установки защелки в единичное состояние. Синхронная RS-защелка помимо информационных входов Reset и Set имеет вход Clock для сигнала синхронизации. Его назначение: обеспечить одновременное (синхронное) изменение состояний многих защелок или выделить из информационного потока нужную часть сигнала.
4)Вопрос Дубойская Елена группа 1 №1: Почему количество выходов m полного дешифратора равно 2n? Ответ: количество выходов m полного дешифратора должно равняться числу всевозможных n-разрядных кодовых комбинаций на входе- 2nштук.
5)Вопрос Дубойская Елена группа 1 №3: В чем недостаток элементов с открытым коллектором? Ответ: Недостаток элементов с открытым коллектором состоит в большом времени задержки при переключении из «0» в «1» из-за малого тока заряда нагрузочной емкости через сопротивление R.
6)Вопрос Алина Яушева группа 1 №3: Как работает линия записи-считывания? Ответ: при считывании логической единицы линия записи-считывания, предварительно заряженная до половины напряжения питания, принимает на себя часть заряда конденсатора, что приводит к увеличению ее напряжения. При считывании логического нуля предзаряженная линия записи-считывания отдает часть заряда конденсатору, снижая свое напряжение. Измененное напряжение линии преобразуется специальной схемой усилителя-регенератора в 1 или 0, который одновременно является считанной информацией и сигналом восстановления исходного состояния конденсатора
7)Вопрос Мария Шихотова группа 1 №1: Лекция 8. Различия принципов работы одноразрядного и многоразрядного комбинационного сумматора Ответ: Одноразрядный комбинационный сумматор имеет три входа ai, bi ( i-е разряды складываемых чисел), pi-1 (сигнал переноса из соседнего младшего разряда) и два выхода si (i-й разряд суммы), pi (сигнал переноса в соседний старший разряд). Многоразрядный комбинационный сумматор складывается из одноразрядных комбинационных сумматоров.
8)Вопрос Кармаев Даниил группа 1 №2: Для чего в схеме арифметико-логического устройства отдельно вынесен вход INV a? Каким образом это увеличивает количество функций, воспроизводимых АЛУ? Ответ: Сигнал INV a, попадая на логический элемент прямой суммы, инвертирует значение, соответствующее логическому входу a. Это позволяет воспроизводить АЛУ помимо функций ab, avb, a+b функции ~ab, ~avb, b-a. Также становится возможным получение на выходе F не только инверсии b, но и сигнала -a. Обнуление сигнала a путём подачи 0 на Enable a и активизация INV a позволяет подать на одноразрядный сумматор, входящий в АЛУ, сигналы 1 и b и осуществить декремент сигнала b на выходе F.
9)Вопрос Кармаев Даниил группа 1 №3: Каковы особенности организации хранения данных в регистровом файле? Ответ: Регистровый файл состоит из нескольких статических регистров и образует единый блок памяти. Каждый статический регистр хранит информацию в нескольких разрядах (слово). Запись и считывание информации в статическом регистре происходит по всем разрядам одновременно. Особенностью регистровых файлов является возможность независимо записывать и считывать информацию из разных регистров, входящих в регистровый файл.
10)Вопрос Рутницкий Дмитрий группа 1 №2: Как может наращиваться регистровая память? как по количеству хранимых слов, так и по их разрядности путём объединения готовых блоков
11)Вопрос Рутницкий Дмитрий группа 1 №5: К чему приводит невозможность параллельного соединения логических выходов? К возникновению логической неопределённости и возможности появления большого, представляющего опасность для электрических элементов выходных цепей, уравнительного тока
12)Вопрос Ковалёва Варвара группа 1 №2: Какой вид принимают логические функции, формирующиеся на выходе дешифратора? Ответ: На выходах дешифратора формируются логические функции в виде системы конъюнкций, которая в случае n информационных входов имеет вид:
13)Вопрос Мазунова Алина группа 1 №1: В чем различие RS-защелки и D-защелки? Ответ: Синхронная RS-защелка имеет два входа R и S, а также вход C. При С = 0 защелка находится в состоянии хранения информации, не реагируя на информационные сигналы. При С = 1 схема функционирует как асинхронная RS-защелка. Синхронная D-защелка представляет собой память объемом 1 бит. Она обеспечивает возможность записи информации по одному входу D, когда разрешающий сигнал C принимает значение 1.
14)Вопрос Денисов Роман группа 1 №4: В чём заключается основная идея суперскалярной архитектуры процессора? Ответ: Основная идея суперскалярной архитектуры состоит в преобразовании исходной последовательной программы в как можно большее количество параллельных динамических вычислительных структур, одновременная реализация которых ускоряет выполнение программы.
15)Вопрос Денисов Роман группа 1 №3 Какой концепции следуют процессоры с архитектурой VLIW (Very Long Instruction Word)? Ответ: процессоры с архитектурой VLIW следуют концепции, которая предполагает открытое управление на уровне машинных команд внутренними аппаратными ресурсами процессора с целью наиболее рационального их использования. Реализация такого подхода требует введения в коды инструкций дополнительных полей, которые указывают не на то, что надо делать, а на то, как надо делать
16)Вопрос Денисов Роман группа 1 №9: Чем определяется число возможных состояний счётчика? И когда у счётчика начинается новый цикл? Число возможных состояний счетчика определяет его емкость (модуль счета) и длину одного цикла работы. После поступления на вход очередного импульса с порядковым номером, равным модулю счета, начинается новый цикл, аналогичный предыдущему.
17)Вопрос Айрат Камалетдинов группа 1 №2: В чем главное отличие мультипроцессора и мультикомпьютера? Ответ: в мультипроцессоре все процессоры используют единую (разделяемую) физическую память, через которую они обмениваются информацией с помощью операторов записи и считывания, а в мультикомпьютере каждый процессор имеет свою, только ему доступную память. Взаимодействие процессоров в такой системе осуществляется путем передачи сообщений по сети.
18)Вопрос Михаил Бесчастнов группа 1 №1: Что будет происходить с быстродействием сумматора при увеличении его разрядности? С увеличением разрядности сумматора его быстродействие снижается
19)Вопрос Лидия Катютина группа 1№6: Что представляет собой синхронная D-защелка и какие возможности она имеет? Ответ: Она представляет собой память объемом 1 бит. Она обеспечивает возможность записи информации по входу D, когда разрешающий сигнал принимает значение 1.
20)Вопрос Пачуриной Дарьи группа 2 №8: Лекция 8. Как схема контроля четности помогает в обнаружении ошибок при передаче кодов между устройствами цифровой ВС? Четность количества единиц на что-то влияет? Ошибка в одном разряде проявляется в лишней единице или потере единицы. И в том, и в другом случае число единиц изменится на 1, т. е. изменяется четность количества единиц. На передающем конце формируется контрольный бит, который добавляется к передаваемой информации. Он доводит число единиц до четного (или нечетного числа в зависимости от используемой системы кодирования). На приемном конце схема контроля четности, проверяет четность числа единиц. Если чётность не изменилась, то прием разрешается, если изменилась - значит данные при передаче исказились. Следовательно с помощью схемы контроля можно определить наличие нечётного числа ошибок(чётное число ошибок чётность не изменяет), но нельзя сказать, в каком разряде произошла ошибка. Сама по себе чётность количества единиц ни на что не влияет, влияет только изменение чётности.
|
|||
|