|
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Мультиплексоры и демультиплексоры.Мультиплексор - комбинационное цифровое устройство, которое обеспечивает передачу на единственный выход F одного из нескольких входных сигналов Dj в соответствии с поступающим адресным кодом Ai. При наличии n адресных входов можно реализовать M=2n комбинаций адресных сигналов, каждая из которых обеспечивает выбор одного из M входов. Чаще всего используются мультиплексоры «из 4 в 1» (n=2, M=4), «из 8 в 1» (n=3, M=8), «из 16 в 1» (n=4, M=16). Правило работы мультиплексора «из 4 в 1» можно задать таблицей истинности:
Логическое выражение для выходной функции, заданной таблицей, можно записать в виде . В соответствии с полученной формулой для реализации мультиплексора можно использовать логические элементы И, ИЛИ, НЕ. Синтезированная структурная схема мультиплексора показана на рис. 4. 13, а, а его условное графическое обозначение – на рис. 4. 13, б. а) б) Рис. 4. 13. Структура и УГО мультиплексора «из 4 в 1». Мультиплексор можно реализовать, используя дешифратор и схемы И и ИЛИ (рис. 4. 15). Дешифратор формирует логическую единицу на одном из выходов согласно входному двоичному коду. Сигналы с выходов дешифратора являются стробирующими, т. е. разрешающими сигналами для схемы совпадения единиц, реализованной на двухвходовых элементах И. Логическая единица будет формироваться на выходе только того элемента И, на один вход которого подается единица с выхода дешифратора и на второй вход – единица с соответствующего входа Dj. Для объединения выходов всех элементов И в один выход F, служит элемент ИЛИ. На его выходе формируется логическая единица, если таковая присутствует на опрашиваемом в данный момент входе Dj. Рис. 4. 15. Реализация мультиплексора на базе дешифратора. Демультиплексор выполняет функцию, обратную мультиплексору, т. е. в соответствии с принятой адресацией Ai направляет информацию с единственного входа D на один из M выходов Fj. При этом на остальных выходах будут логические нули (единицы). Принцип работы демультиплексора «из 1 в 4» иллюстрируется таблицей истинности:
Логические выражения для каждого из выходов можно представить в виде: , , . Структурная схема, реализующая демультиплексор «из 1 в 4» приведена на рис. 4. 16, а, а его условное графическое обозначение – на рис. 4. 16, б. Как и в случае мультиплексора, схему демультиплексора можно реализовать с помощью дешифратора. Действительно, ФАЛ демультиплексора отличается от ФАЛ дешифратора только наличием входного сигнала D в конъюнкциях с адресными входами. Следовательно, объединив выходы дешифратора с входом D с помощью стробирующих элементов И, можно получить демультиплексор (рис. 4. 17). Мультиплексоры и демультиплексоры часто называют еще цифровыми коммутаторами.
а) б) Рис. 4. 16. Структурная схема и УГО демультиплексора «из 1 в 4». Рис. 4. 17. Реализация демультирлексора на базе дешифратора.
|
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
|